

Московский государственный технический университет имени Н.Э. Баумана

# Методические указания

# А.Ю. Попов

# Проектирование радиоэлектронной аппаратуры на основе микроконтроллеров ARM7TDMI

# Работа №3. Система прерываний микроконтроллера микроконтроллера и управление интерфейсом RS232.

**Цель работы** — изучение системы прерываний микроконтроллера NXP LPC2478 и принципов функционирования модуля универсального асинхронного приемо-передатчика UART.

В ходе работы студенту необходимо ознакомиться с теоретическим материалом, касающимся системы прерываний и модуля RS232, разработать и отладить программу функционирования микроконтроллера NXP LPC2478 с использованием отладочной платы SK-LPC2478-S3E.

#### Система прерываний микроконтроллера

Система прерываний является важной составляющей микроконтроллеров ARM7, так как позволяет построить эффективную обработку информации, поступающей от многочисленных периферийных устройств. Их количество и высокий темп передачи данных потребовал создания многоуровневой приоритетной системы обработки запросов прерываний.

Из семи режимов работы ARM7, два режима предназначены для обработки прерываний. Это режим быстрого прерывания Fast interrupt и режим векторных прерываний Interrupt. Время переключения на обработку быстрого прерывания (Fast interrupt) меньше, чем на обработку векторных прерываний, что может быть использовано разработчиком для приоритетного обслуживания наиболее важного события в системе.



Рисунок 8.

Векторный контроллер прерываний.

Для организации приоритетной обработки запросов прерываний в микроконтроллерах LPC2478 предусмотрен контроллер прерываний Vector

Interrupt controller, VIC (Рисунок 8). Блок VIC обеспечивает приоритетную обработку 32 запросов прерываний, хранит и передает в ARM7 ядро вектор прерывания, позволяет программно изменять приоритет каждой линии (всего доступно 16 приоритетов) и тип прерываний (быстрое или векторное), а также служит для организации программных прерываний (Software Interrupt). Следует заметить, что сразу несколько входных линий прерываний могут иметь тип Fast interrupt. В этом случае в микропроцессорное ядро ARM7 передается функция ИЛИ всех таких запросов, а время реакции увеличивается за счет необходимости определения источника прерывания. В случае одновременного поступления сигналов прерываний, имеющих одинаковый приоритет, в первую очередь будет обработан источник с меньшим номером линии (смотри Приложение 1).



Рисунок 1 — Структура VIC

Программные прерывания (Software Interrupts) позволяют разработчику вызвать процедуры обработки FIQ и IRQ по программному событию, а не при возникновении внешних событий. Эта возможность может использоваться для

реализации операционных систем и сложных проектов.

Для описания процедур обработки прерывания на языке С, требуется использовать директиву \_\_irq для указания обработчика векторного прерывания или быстрого прерывания.

```
void FIQ_int (void) __irq //Векторное прерывание \{ \ \dots \}
```

При поступлении запроса быстрого прерывания, ядро ARM переключается в режим FIQ и выполняет команду LDR PC, FIQ\_Addr записанную в таблице векторов прерываний по соответствующему смещению. Значение FIQ\_Addr является точкой входа в процедуру обработки FIQ и может быть изменено пользователем в Startup файле. Например, для указания процедуры FIQ\_int в качестве обработчика быстрого прерывания следует изменить таблицу векторов следующим оразом:

```
//Таблица векторов прерываний
```

```
Vectors
            LDR
                  PC, Reset_Addr
            LDR
                  PC, Undef Addr
                  PC, SWI Addr
            LDR
                  PC, PAbt Addr
            LDR
            LDR
                  PC, DAbt_Addr
            NOP
                              ; Reserved Vector
            LDR
                  PC, IRQ_Addr
            LDR
                  PC, [PC, #-0x0120]
                                    ; Vector from VicVectAddr
            LDR
                  PC, FIQ_Addr
//Точки входа в обработчики прерываний
Reset Addr
                  DCD
                        Reset Handler
Undef_Addr
                  DCD
                         Undef_Handler
SWI Addr
                  DCD
                         SWI Handler
PAbt Addr
                         PAbt Handler
                  DCD
DAbt_Addr
                  DCD
                         DAbt_Handler
                  DCD
                                     ; Reserved Address
IRO Addr
                  DCD
                        IRO Handler
FIQ Addr
                  DCD
                         FIQ_irq
```

При поступлении запроса прерываний IRQ исполняется команда LDR PC, [PC, #-0х0120], по которой в счетчик команд загружается вектор прерывания из контроллера VIC. Происходит это в связи с тем, что данная команда находится по адресу 0х00000018 и обращается в память по смещению 0х00000120 относительно текущего значения PC. Следует заметить, что значение PC для любой команды всегда превосходит ее адрес на 8, что связано с конвейерной организацией микропроцессора. Таким образом, точка входа в обработчик считывается по адресу 0х00000018 + 8 — 0х120 = 0хfffff00, т.е. регистра VICAddress контроллера VIC (см. таблицу 1).

При использовании прерываний FIQ следует внести изменения в таблицу векторов прерываний:

IMPORT FIQ\_irq; Импорт адреса обработчика

FIQ\_Addr DCD FIQ\_irq

; FIQ\_Handler B FIQ\_Handler

Следует иметь ввиду, что запросы прерываний не сбрасываются автоматически при переходе в режим IRQ или FIQ в вызвавших их периферийных модулях. Разработчик должен самостоятельно сбросить биты запросов прерываний в соответствующем модуле с помощью регистров сброса запросов.

Для правильной работы системы прерываний необходимо выполнить инициализацию регистров VIC. В таблице 1 дано краткое их описание.

Таблица 1 - Регистры VIC

| Название        | Описание                                                                                                                                                                                                                                             | Доступ            |
|-----------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|
| VICIRQStatus    | <b>Регистр статуса IRQ,</b> позволяющий прочитать биты разрешения прерывания для каждой линии запроса IRQ                                                                                                                                            | Чтение            |
| VICFIQStatus    | <b>Регистр статуса FIQ,</b> позволяющий прочитать биты разрешения прерывания для каждой линии запроса FIQ                                                                                                                                            | Чтение            |
| VICRawIntr      | <b>Регистр состояния прерываний,</b> позволяющий определить активность каждой из 32-х линии запроса или программного прерывания                                                                                                                      | Чиение            |
| VICIntSelect    | <b>Регистр выбора прерывания,</b> позволяющий для каждой из 32 линий выбрать ее тип: FIQ или IRQ.                                                                                                                                                    | Чтение/<br>Запись |
| VICIntEnable    | <b>Регистр разрешения прерываний.</b> При чтении регистра, единичный разряд указывает на разрешение линии или программного прерывания. При записи, единичный разряд разрешает обработку прерывания по линии FIQ или IRQ или программного прерывания. | Чтение/<br>Запись |
| VICIntEnClr     | <b>Регистр сброса разрешения прерывания.</b> При записи единичный разряд запрещает обработку соответствующего прерывания FIQ, IRQ или программного прерывания.                                                                                       | Запись            |
| VICSoftInt      | <b>Регистр программных прерываний</b> служит для генерации запросов программных прерываний.                                                                                                                                                          | Чтение/<br>Запись |
| VICSoftIntClear | <b>Регистр сброса запроса прерывания.</b> При записи единичный разряд сбрасывает запрос программного прерывания.                                                                                                                                     | Запись            |
| VICProtection   | <b>Регистр защиты VIC</b> позволяет ограничить доступ к VIC программам, запущенным в режиме User                                                                                                                                                     | Чтение/<br>Запись |

| VICSWPriorityMask     | Регистрмаскиприоритетовпрограммныхпрерыванийпозволяетзамаскироватьиспользованиенесколькихуровнейприоритетовдляпрограммныхпрерываний. | Чтение/<br>Запись |
|-----------------------|--------------------------------------------------------------------------------------------------------------------------------------|-------------------|
| VICVectAddr0 - 31     | <b>Регистры векторов прерываний</b> линий 0 — 31 позволяют сохранить адрес обработчика прерывания для 32-х векторных прерывания.     | Чтение/<br>Запись |
| VICVectPriority0 - 31 | <b>Регистры приоритетов прерываний</b> линий 0 - 31 позволяют указать приоритет для каждого векторного прерывания                    | Чтение/<br>Запись |
| VICAddress            | <b>Регистр вектора прерывания</b> хранит адрес текущего обрабатываемого прерывания                                                   | Чтение/<br>Запись |

Рассмотрим пример использования прерывания таймера для управления вводом и выводом в порт.

```
/*
      Пример 1.
      Управление портами ввода/вывода.
#include <LPC24xx.H>
                                                /* Описание LPC22xx */
unsigned int n;
void Timer0_Init(void){
//Предделитель таймера = 15000
      TOPR = 15000;
//Сбросить счетчик и делитель
      TOTCR = 0 \times 000000002;
//При совпадении сбрасываем таймер и вызываем прерывание
      TOMCR = 0 \times 000000003;
//Регистр совпадения = 1000 (1 Гц)
      TOMRO = 1000;
}
void Timer0_Int (void) __irq
    if (n!=0x0000080) {n<<=1;}
      else \{n = 0x00000001;\}
      TOIR = 0x00000001; /*Сбросить флаг прерывания в Timer0*/
//Бегущая единица
    IOCLR0 = 0 \times 0000000FF;
    IOSETO = n; /* Установить состояние порта */
VICVectAddr = 0; /*Перевести VIC в исходное состояние*/
}
int main (void) {
  IODIR0 = 0x000000FF; /* P0.0..7 программируем на вывод, остальные на ввод */
  IOCLRO = 0x000000FF; /* Устанавливаем ноль на выходах */
```

```
n = 0x00000001;

IOSET0 = n; /* Установить состояние порта */

Timer0_Init(); /* Настроить таймер */

//Записать адрес обработчика прерывания в таблицу векторов

VICVectAddr4 = (unsigned)Timer0_Int;

//Разрешить прерывания

VICIntEnable |= 0x00000010;

//Запустить таймер

TOTCR = 0x00000001;

for (;;) {} /* Бесконечный цикл */

}
```

Принцип действия универсального асинхронного приемопередатчика (UART) микроконтроллера LPC2478

Универсальный асинхронный приемопередатчик UART (Universal Asynchronous Receiver-Transmitter) предназначен для асинхронной дуплексной передачи пакетов данных по последовательному интерфейсу типа RS232C или «токовая петля».

Для интерфейса RS232C характерно подключение устройств с помощью двух сигнальных линий TX и RX таким образом, что передатчик устройства 1 подключается выходом TX к входу RX устройства 2, а приемник устройства 1 подключается входом RX к выходу TX устройства 2.



Рисунок 2 — Схема подключение двух универсальных асинхронных приемо-передатчиков

При отсутствии передачи на линии ТХ поддерживается высокий уровень сигнала. Передача начинается установкой сигнала ТХ в низкий уровень («стартовый бит»). После этого с заданной частотой на линию передаются от 5 до 8 бит данных. Последовательность бит передается начиная с младших и может дополняться контрольным разрядом. Передача завершается установкой сигнала в единичный уровень («стоповый бит»). Таким образом, один пакет может содержать от 7 до 11 бит. Для правильного приема информации передающая и принимающая стороны должны использовать одинаковые настроечные параметры, такие как: частота синхронизации приемопередатчика, количество бит данных, наличие стопового бита.

В микроконтроллерах NXP LPC2478 четыре приемо-передатчика UART (UART0/1/2/3), три из которых (UART0/2/3) имеют одинаковую структуру и набор регистров. Дальнейшее описание будет относиться в равной мере к данным трем устройствам.

Отличительными особенностями UART0/2/3 является:

- Наличие 16 байтных FIFO буферов передатчика и приемника.
- Наличие схем контроля уровней заполнения FIFO буферов (1,2,4,8,14 слов) с возможностью генерации прерываний.
- Встроенный генератор задающей частоты с возможностью умножения и деления частоты, автоподстойки частоты, программного управления приемом и передачей.

В универсальный асинхронный приемопередатчик микроконтроллера LPC2478 входят следующие регистры (Таблица 2):

| Название            | Описание                                                                                                                                                                                             | Доступ            |
|---------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|
| RBR (при<br>DLAB=0) | Регистр буфера приемника позволяет прочитать данные из FIFO буфера приемника. Чтение данных из регистра RBR возможно при сброшенном бите DLAB (бит фиксации делителя частоты) в регистре статуса LCR | чтение            |
| THR (при<br>DLAB=0) | Регистр данных передатчика позволяет записать данные в FIFO буфер передатчика. Запись возможна только при сброшенном бите DLAB (бит фиксации делителя частоты) в регистре статуса LCR                | запись            |
| DLL (при<br>DLAB=1) | Младший байт делителя частоты позволяет задать частоту приема и передачи информации через UART.                                                                                                      | чтение/<br>запись |
| DLM (при<br>DLAB=1) | Старший байт делителя частоты позволяет задать частоту приема и передачи информации через UART.                                                                                                      | чтение/<br>запись |
| IER (при<br>DLAB=0) | Регистр разрешения прерываний позволяет управлять тремя прерываниями: прерывание по приему, прерывания по передаче, прерывание по событию на линии RX.                                               | чтение/<br>запись |
| IIR                 | Регистр прерываний позволяет идентифицировать прерывание                                                                                                                                             | чтение            |
| FCR                 | Регистр управления UART позволяет: разрешить использование FIFO буфера, сбросить содержимое FIFO RX и TX буфера, указать уровень заполнения FIFO, вызывающий прерывание                              | запись            |
| LCR                 | Регистр управления передачей позволяет задать: длина слова (от 5 до 8 бит), стоповый бит (от 1 до 2 бит), контроль по четности, возможность разрыва передачи, бит DLAB фиксации делителя частоты     | чтение/<br>запись |
| LSR                 | Регистр статуса линий позволяет получить доступ к состоянию линий RX и TX.                                                                                                                           | чтение            |
| SCR                 | Дополнительный пользовательский регистр                                                                                                                                                              | чтение/           |

Попов А.Ю. Проектирование радиоэлектронной аппаратуры на основе микроконтроллеров ARM7TDMI

|     |                                                                                                                                                                                                                                 | запись            |
|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|
| ACR | Регистр управления автоподстойкой частоты служить для запуска и управления процессом автоматического определения частоты при получении данных.                                                                                  |                   |
| ICR | Регистр управления передачей через инфракрасный порт служит для организации интерфейсов IrDA                                                                                                                                    | чтение/<br>запись |
| FDR | Регистр подстройки делителя частоты содержит два поля: DIVADDVAL ( $0 \le \text{DIVADDVAL} < 15$ ) деления частоты и поле MULVAL умножения частоты ( $0 < \text{MULVAL} \le 15$ ), DIVADDVAL <mulval< td=""><td></td></mulval<> |                   |
| TER | Регистр разрешения передачи                                                                                                                                                                                                     | чтение/<br>запись |

Частота передачи UART задается значениями, хранимыми в регистрах DLL, DLM, FDR по формуле:

$$UART_{uacmoma} = \frac{PCLK}{16 \times (256 \times DLM + DLL) \times (1 + \frac{FDR_{DIVADDVAL}}{FDR_{MULVAL}})},$$

где PCLK - частота синхронизации UART, DLM и DLL байты делителя частоты, FDRxxx — поля регистра подстройки делителя частоты. Запись параметров делителя возможно только при единичном значении разряда DLAB регистра LCR.

В приложении 2 приведен алгоритм определения параметров делителя частоты и примеры их вычислений. Пример использования универсального асинхронного приемо-передатчика приведен ниже.

#### Пример 2

```
//Сохранить в str
                  memmove(&str[strlen(str)],&rx,1);
                  if (rx==0xD) \{i++;\}
             if (i>=2) {
                   //Получены две строки
             memset(cur_log,0,9);
             memset(cur_pas, 0, 9);
             pos = memchr (str, 0xD, sizeof (str));
             if (pos != NULL) {
                   //Получить поле login
                  j=(int)pos-(int)str;
                   memmove(&cur_log,&str,(int)pos-(int)str);
                        memmove(&str,&str[j+1],strlen(str));
                  pos = memchr (str, 0xD, sizeof (str));
                  if (pos != NULL) {
                        //Получить поле password
                     j=(int)pos-(int)str;
                           memmove(&cur_pas,&str,j);
                           memmove(&str,&str[j+1],strlen(str));
                          //Ожидание готовности передатчика
                           while (!(UOLSR & 0x20));
                           if
((memcmp(cur\_log, log, 9) == 0) \& (memcmp(cur\_pas, pas, 9) == 0))  {
                           //Идентификация закончилась успешно!
                                 U0RBR=0x31;}
                           else {
                           //Идентификация закончилась неудачей!
                                 U0RBR=0x30;}
                   }
    VICVectAddr = 0; /*Перевести VIC в исходное состояние*/
}
void UARTO_Init (void)
//Разрешить альтернативные UART0 функции входов/выходов Р0.2 и Р0.3: RxD и TxD
           = 0 \times 00000050;
//Установить параметры передачи: 8 бит, без контроля четности, 1 стоповый бит
//+Разрешить запись делителя частоты CLK UARTO
 UOLCR = 0x000000083;
//Установить делитель частоты на скорость 115200 при частоте CLK_UART0 = 15MHz
 UODLL = 0 \times 000000008;
//Фиксировать делитель частоты
 UOLCR = 0x00000003;
//Программировать FIFO буфер на прием 8-ми байт.
 UOFCR = 0 \times 000000081;
//Разрешить прерывание по приему
  U0IER = 0 \times 00000001;
//Записать адрес обработчика прерывания в таблицу векторов
  VICVectAddr6 = (unsigned)UART0_Int;
//Разрешить прерывания
 VICIntEnable \mid= 0x00000040;
```

```
}
int main(void)
{
          UARTO_Init();
          for (;;){}
}
```

#### Практическая часть

Задание 1. Ознакомиться с теоретическим материалом на стр. 2-10.

Задание 2. Создать проект С программы в среде Keil uVision для микроконтроллера NXP LPC2478 с частотой генератора, указанной в индивидуальном задании.

Задание 3. Определить параметры M, N, CLKSEL(7:0), PCLKSEL0, PCLKSEL1, DLL, DLM, FDR для синхронизации приема и передачи информации по UART0.

Задание 4. Разработать программу функционирования микроконтроллера по индивидуальному заданию. Реализовать два варианта процедуры обработки прерываний: быстрое прерывание FIQ и векторное прерывание IRQ.

Задание 5. Протестировать правильность функционирования программы с помощью среды Keil uVision. Результаты занести в отчет.

## Требования к отчету

Отчет по работе должен содержать: задание, листинги программ функционирования микроконтроллера для FIQ и IRQ прерываний, текст программы, результаты тестирования программы, выводы о работоспособности программы.

### Контрольные вопросы

- 1. Для чего предназначен блок VIC микроконтроллера?
- 2. В чем отличие прерывания IRQ от прерывания FIQ?
- 3. Сколько линий прерываний подключено к VIC?
- 4. Как выглядит пакет, передаваемый UART по интерфейсу RS232 для передачи 8-бит числа 0x0f с одним стоповым битом и контролем по четности.

|                |                  |                        |                  | 4 - 1           |
|----------------|------------------|------------------------|------------------|-----------------|
| Проектирование | радиоэлектронной | аппаратуры на основе м | икроконтроллеров | <i>ARM/TDMI</i> |

| 5. | Перечислите<br>передачи по U |                 | задаваемые | параметры, | определяющие | частоту |
|----|------------------------------|-----------------|------------|------------|--------------|---------|
|    | передачи по с                | J1 <b>11(1.</b> |            |            |              |         |
|    |                              |                 |            |            |              |         |
|    |                              |                 |            |            |              |         |
|    |                              |                 |            |            |              |         |
|    |                              |                 |            |            |              |         |

## Приложение 1. Назначение линий прерываний каналам VIC.

| Канал |            | Модуль | Описание источников прерываний                                                                                                                                                |
|-------|------------|--------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0     | WDT        |        | Watchdog Interrupt (WDINT)                                                                                                                                                    |
| 1     | -          |        | Зарезервировано за Software Interrupt                                                                                                                                         |
| 2     | Ядро ARM   |        | Embedded ICE, DbgCommRx                                                                                                                                                       |
| 3     | Ядро ARM   |        | Embedded ICE, DbgCommTx                                                                                                                                                       |
| 4     | TIMER0     |        | Match 0 - 1 (MR0, MR1), Capture 0 - 1 (CR0, CR1)                                                                                                                              |
| 5     | TIMER1     |        | Match 0 - 2 (MR0, MR1, MR2), Capture 0 - 1 (CR0, CR1)                                                                                                                         |
| 6     | UART0      |        | Rx Line Status (RLS), Transmit Holding Register Empty (THRE), Rx Data Available (RDA), Character Time-out Indicator (CTI), End of Auto-Baud (ABEO), Auto-Baud Time-Out (ABTO) |
| 7     | UART1      |        | Rx Line Status (RLS), Transmit Holding Register Empty (THRE), Rx Data Available (RDA), Character Time-out Indicator (CTI), End of Auto-Baud (ABEO), Auto-Baud Time-Out (ABTO) |
| 8     | PWM0, PWM1 |        | Match 0 - 6 of PWM0,<br>Capture 0 of PWM0,<br>Match 0 - 6 of PWM1,<br>Capture 0-1 of PWM1                                                                                     |
| 9     | I2C0       |        | SI (state change)                                                                                                                                                             |
| 10    | SPI, SSP0  |        | SPI Interrupt Flag of SPI (SPIF), Mode Fault of SPI (MODF), Tx FIFO half empty of SSP0, Rx FIFO half full of SSP0, Rx Timeout of SSP0, Rx Overrun of SSP0                     |
| 11    | SSP 1      |        | Tx FIFO half empty<br>Rx FIFO half full<br>Rx Timeout<br>Rx Overrun                                                                                                           |
| 12    | PLL        |        | PLL Lock (PLOCK)                                                                                                                                                              |
| 13    | RTC        |        | Counter Increment (RTCCIF) Alarm (RTCALF) Subsecond Int (RTCSSF)                                                                                                              |

Попов А.Ю. Проектирование радиоэлектронной аппаратуры на основе микроконтроллеров ARM7TDMI

| Канал | Модуль            | Описание источников прерываний                                                                                                                                                                                                                                               |
|-------|-------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 14    | System Control    | External Interrupt 0 (EINT0)                                                                                                                                                                                                                                                 |
| 15    | System Control    | External Interrupt 1 (EINT1)                                                                                                                                                                                                                                                 |
| 16    | System Control    | External Interrupt 2 (EINT2), LCD                                                                                                                                                                                                                                            |
| 17    | System Control    | External Interrupt 3 (EINT3)                                                                                                                                                                                                                                                 |
| 18    | ADC0              | A/D Converter 0 end of conversion                                                                                                                                                                                                                                            |
| 19    | I2C1              | I2C1 SI (state change)                                                                                                                                                                                                                                                       |
| 20    | BOD               | Brown Out detect                                                                                                                                                                                                                                                             |
| 21    | Ethernet          | WakeupInt, SoftInt, TxDoneInt, TxFinishedInt, TxErrorInt, TxUnderrunInt, RxDoneInt, RxFinishedInt, RxErrorInt, RxOverrunInt.                                                                                                                                                 |
| 22    | USB               | USB_INT_REQ_LP, USB_INT_REQ_HP, USB_INT_REQ_DMA                                                                                                                                                                                                                              |
| 23    | CAN               | CAN Common, CAN 0 Tx, CAN 0 Rx,<br>CAN 1 Tx,<br>CAN 1 Rx                                                                                                                                                                                                                     |
| 24    | SD/ MMC interface | RxDataAvlbl, TxDataAvlbl, RxFifoEmpty, TxFifoEmpty, RxFifoFull, TxFifoFull, RxFifoHalfFull, TxFifoHalfEmpty, RxActive, TxActive, CmdActive, DataBlockEnd, StartBitErr, DataEnd, CmdSent, CmdRespEnd, RxOverrun, TxUnderrun, DataTimeOut, CmdTimeOut, DataCrcFail, CmdCrcFail |
| 25    | GP DMA            | IntStatus of DMA channel 0, IntStatus of DMA channel 1                                                                                                                                                                                                                       |
| 26    | Timer 2           | Match 0-3<br>Capture 0-1                                                                                                                                                                                                                                                     |
| 27    | Timer 3           | Match 0-3<br>Capture 0-1                                                                                                                                                                                                                                                     |
| 28    | UART2             | Rx Line Status (RLS), Transmit Holding Register Empty (THRE), Rx Data Available (RDA), Character Time-out Indicator (CTI), End of Auto-Baud (ABEO), Auto-Baud Time-Out (ABTO)                                                                                                |
| 29    | UART3             | Rx Line Status (RLS),                                                                                                                                                                                                                                                        |

Попов А.Ю. Проектирование радиоэлектронной аппаратуры на основе микроконтроллеров ARM7TDMI

| Канал | П    | Модуль | Описание источников прерываний                                                                                                                                      |
|-------|------|--------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|       |      |        | Transmit Holding Register Empty (THRE),<br>Rx Data Available (RDA),<br>Character Time-out Indicator (CTI),<br>End of Auto-Baud (ABEO),<br>Auto-Baud Time-Out (ABTO) |
| 30    | I2C2 |        | SI (state change)                                                                                                                                                   |
| 31    | I2S  |        | irq_rx<br>irq_tx                                                                                                                                                    |

#### Приложение 2. Определения параметров делителя частоты UART0/2/3.



Table 393. Fractional Divider setting look-up table

| FR    | DivAddVal/<br>MulVal | FR    | DivAddVal/<br>MulVal | FR    | DivAddVal/<br>MulVal | FR    | DivAddVal/<br>MulVal |
|-------|----------------------|-------|----------------------|-------|----------------------|-------|----------------------|
| 1.000 | 0/1                  | 1.250 | 1/4                  | 1.500 | 1/2                  | 1.750 | 3/4                  |
| 1.067 | 1/15                 | 1.267 | 4/15                 | 1.533 | 8/15                 | 1.769 | 10/13                |
| 1.071 | 1/14                 | 1.273 | 3/11                 | 1.538 | 7/13                 | 1.778 | 7/9                  |
| 1.077 | 1/13                 | 1.286 | 2/7                  | 1.545 | 6/11                 | 1.786 | 11/14                |
| 1.083 | 1/12                 | 1.300 | 3/10                 | 1.556 | 5/9                  | 1.800 | 4/5                  |
| 1.091 | 1/11                 | 1.308 | 4/13                 | 1.571 | 4/7                  | 1.818 | 9/11                 |
| 1.100 | 1/10                 | 1.333 | 1/3                  | 1.583 | 7/12                 | 1.833 | 5/6                  |
| 1.111 | 1/9                  | 1.357 | 5/14                 | 1.600 | 3/5                  | 1.846 | 11/13                |
| 1.125 | 1/8                  | 1.364 | 4/11                 | 1.615 | 8/13                 | 1.857 | 6/7                  |
| 1.133 | 2/15                 | 1.375 | 3/8                  | 1.625 | 5/8                  | 1.867 | 13/15                |
| 1.143 | 1/7                  | 1.385 | 5/13                 | 1.636 | 7/11                 | 1.875 | 7/8                  |
| 1.154 | 2/13                 | 1.400 | 2/5                  | 1.643 | 9/14                 | 1.889 | 8/9                  |
| 1.167 | 1/6                  | 1.417 | 5/12                 | 1.667 | 2/3                  | 1.900 | 9/10                 |
| 1.182 | 2/11                 | 1.429 | 3/7                  | 1.692 | 9/13                 | 1.909 | 10/11                |
| 1.200 | 1/5                  | 1.444 | 4/9                  | 1.700 | 7/10                 | 1.917 | 11/12                |
| 1.214 | 3/14                 | 1.455 | 5/11                 | 1.714 | 5/7                  | 1.923 | 12/13                |
| 1.222 | 2/9                  | 1.462 | 6/13                 | 1.727 | 8/11                 | 1.929 | 13/14                |
| 1.231 | 3/13                 | 1.467 | 7/15                 | 1.733 | 11/15                | 1.933 | 14/15                |